MCX A系列微处理器之系统架构不可理喻

全新的系列MCXA系列融合了恩智浦通用MCU的特点,适用更为广泛的微处通用应用,实现了低成本,理器低功耗,统架高安全性和高可靠性。系列

MCX A系列微处理器之系统架构不可理喻

本文引用地址:

MCXA153是微处不可理喻MCXA系列的第一款产品,已于2024年1月份上市,理器为低成本入门MCU应用提供了丰富的统架功能和特性。后续MCX A系列还会继续推出新产品,系列为客户提供持续的微处硬件和软件的可扩展升级路径。

今天,理器我们一起来了解一下MCX A最新产品的统架系统架构

MCX A153的系列作福作威系统架构:

可以从上图看到,MCXA的微处总线架构是相对简单。主要有三个总线的理器发起者,分别是CM33, DMA和USB full speed。对应的总线target 分别是ROM, Flash, RAMX,以守为攻 它们共享code bus接口,而RAM A0和A1共享system bus的接口,另外还有一个专门的总线接口,去访问外设。

对于CM33来说,它主要使用code bus来取指令,system bus取数据,财大气粗code bus能够访问的地址空间是有限的,在MCXA产品中,CM33从code bus只能访问到ROM,Flash,RAM X0和X1,具体的晓风残月地址分配可以参考芯片手册中的memory map表格。System bus是不能访问ROM,Flash和RAM X0/X1,它可以访问RAM A0, A1和外设。对于DMA,它可以访问所有的外设空间。对于USB FS,它只可以访问系统的假人假义内存空间,不能访问外设。

在MCXA的总线架构图中,可以看到Remap的结构,其作用主要是将RAM X0的地址空间重新映射到RAM A1的后面,这样可以形成多达32KB的连续RAM空间,满足一些应用对连续RAM空间的天寒地冻要求。

对于CM33,在code bus上配置了一个4 KB Cache,用于加速对Flash的访问。因为Flash本身的访问速度是有限制的,对于MCXA 96MHz的core clock,在没有打开Cache的全神贯注情况下, 需要2个等待周期,即32MHz的Flash访问速度。在打开Cache后,一旦要访问的内容被Cache命中,CM3可以0等待周期访问,大大增加系统性能。非同寻常同时通过Cache来访问指令,可以减少系统的功耗。

皖ICP备19003946号-6